Où docteurs et entreprises se rencontrent
Menu
Connexion

Conception et caractérisation d’une PLL en technologie FD-SOI 28 nm // Design and test of a PLL in FD-SOI 28nm technology

ABG-138223 Sujet de Thèse
13/04/2026 Financement public/privé
CEA Poitiers DA2E
DAM Cesta
Conception et caractérisation d’une PLL en technologie FD-SOI 28 nm // Design and test of a PLL in FD-SOI 28nm technology
  • Electronique
Electronique et microélectronique - Optoélectronique / Sciences pour l’ingénieur

Description du sujet

L’objectif de cette thèse est la conception d’une boucle à verrouillage de phase pour une utilisation générique à 5 GHz. Cette boucle à verrouillage de phase devra également être accompagnée d’une étude de la sensibilité des différents blocs aux effets radiatifs et thermiques du milieu spatial. Il s’agit là du point central de la thèse car une intégration d’une boucle à verrouillage de phase utilisée dans un environnement sévère nécessite une connaissance fine du comportement des paramètres du circuit. Le candidat commencera par analyser les travaux sur la technologie FD-SOI (caractéristique de la structure et impact sur la tenue radiative) pour se les approprier et proposer une architecture de boucle à verrouillage de phase. Il étudiera également de quelle façon caractériser les dérives des performances de chacun des blocs constituant la PLL (boucle à verrouillage de phase) en milieu sévère (radiatif et température).
------------------------------------------------------------------------------------------------------------------------------------------------------------------------
------------------------------------------------------------------------------------------------------------------------------------------------------------------------

The goal of this PhD thesis is to design a Phase Locked Loop for generic use at 5 GHz. This PLL will also include a study regarding each building bloc sensitivity to radiation and thermal sensitivity regarding space environment. This is the main point of this PhD thesis because integrating a PLL in harsh environment requires an accurate knowledge of the circuit's parameters. The candidate will begin its work by analysing existing works on the FD-SOI technology (structure characteristics and impact on radiation hardening) to serve as a base for its work and design a Phase Locked Loop architecture. He will also study how to characterise each PLL building bloc variations in harsh environment (radiation and temperature).
------------------------------------------------------------------------------------------------------------------------------------------------------------------------
------------------------------------------------------------------------------------------------------------------------------------------------------------------------

Pôle fr : Direction des Applications Militaires
Pôle en : Military Applications
Département : Département architecture électronique et électrique
Service : DA2E
Laboratoire : DA2E
Date de début souhaitée : 01-11-2025
Ecole doctorale : MATHÉMATIQUES, INFORMATIQUE, MATÉRIAUX, MÉCANIQUE, ENERGÉTIQUE (MIMME)
Directeur de thèse : CORDEAU David
Organisme : XLIM

Nature du financement

Financement public/privé

Précisions sur le financement

Présentation établissement et labo d'accueil

CEA Poitiers DA2E

Pôle fr : Direction des Applications Militaires
Pôle en : Military Applications
Département : Département architecture électronique et électrique
Service : DA2E

Profil du candidat

Master en électronique
Partager via
Postuler
Fermer

Vous avez déjà un compte ?

Nouvel utilisateur ?